Início Questões de Concursos Arquitetura de Computadores Resolva questões de Arquitetura de Computadores comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática. Arquitetura de Computadores Ordenar por: Mais populares Mais recentes Mais comentadas Filtrar questões: Exibir todas as questões Exibir questões resolvidas Excluir questões resolvidas Exibir questões que errei Filtrar 301Q628522 | Informática, Arquitetura de Computadores, Assistente de Desenvolvimento, EMPREL PE, UPE UPENET IAUPEAnalise as seguintes afirmações sobre organização de memória RAM. I. De uma maneira geral, a memória RAM é implementada através de uma matriz de capacitores. II. A memória RAM é considerada uma memória estática, pois necessita de uma operação chamada refresh para manter válidos os dados armazenados. III. O endereçamento de uma célula da memória RAM é feito através da divisão das linhas do endereço, em duas partes iguais. Uma parte é utilizada para endereçar a linha em que a célula desejada se encontra, e a outra é empregada para acessar a coluna da referida célula. As linhas RAS e CAS do circuito de memória controlam esse acesso. Assinale a alternativa que contém a(s) afirmação(ões) CORRETA(S). ✂️ a) Apenas I. ✂️ b) Apenas II. ✂️ c) Apenas III. ✂️ d) Apenas I e II. ✂️ e) Apenas I e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 302Q614522 | Informática, Arquitetura de ComputadoresAssinale a alternativa que contém apenas dispositivos de hardware relacionados a redes de computadores: ✂️ a) hubs, switches e cabo coaxial ✂️ b) modem, bluetooth e CAD ✂️ c) buffer, DMA e backup ✂️ d) ACK, cabo ótico e conector BNC ✂️ e) multiplexador, barramento, CRC Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 303Q610308 | Informática, Arquitetura de Computadores, Operador de Computador, Polícia Federal, CESPE CEBRASPECom relação ao padrão PCI (peripheral component interconnect), julgue os itens subseqüentes. Em condições normais e em um mesmo ambiente tecnológico, as taxas de transferência de dados em um barramento PCI são maiores que aquelas verificadas em barramentos VESA ou ISA. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 304Q639518 | Informática, Arquitetura de Computadores, Programador, TCE AL, FCCA ponte sul é a parte de um chipset da placa mãe que normalmente abriga, entre outros, ✂️ a) os controladores de HD, somente. ✂️ b) os controladores de HD e as portas paralela e serial. ✂️ c) os controladores de HD e a comunicação do processador com as memórias. ✂️ d) a comunicação do processador com as memórias e os barramentos de alta velocidade. ✂️ e) a comunicação do processador com as memórias e as portas paralela e serial. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 305Q622952 | Informática, Arquitetura de Computadores, Analista, BACEN, FCCO primeiro passo para o processador, que segue o modelo de Von Neumman, iniciar a execução de uma instrução é ✂️ a) buscar a próxima instrução na memória e armazenála no registrador de instruções. ✂️ b) buscar na memória as palavras necessárias à instrução e armazená-las nos registradores do processador. ✂️ c) determinar o tipo de instrução que está armazenada no registrador de instruções. ✂️ d) atualizar o valor do program counter, apontando para a instrução seguinte. ✂️ e) identificar a localização na memória das palavras necessárias à instrução. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 306Q626919 | Informática, Arquitetura de Computadores, Técnico Judiciário, TJ RJ, FCCO barramento PCI Express (PCIe) foi desenhado para substituir os antigos barramentos PCI, bem como o AGP. Este barramento pode fornecer altas taxas de transferência, e em sua versão 3.0 essa taxa é de até ✂️ a) 12 GT/s. ✂️ b) 10 GT/s. ✂️ c) 4 GT/s. ✂️ d) 2 GT/s. ✂️ e) 8 GT/s. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 307Q639326 | Informática, Arquitetura de Computadores, Analista, BACEN, CESPE CEBRASPEJulgue os itens a seguir, referentes à arquitetura de computadores. Computadores efetuam a subtração de números binários por meio de adição, na qual o número a ser subtraído é representado em complemento de um. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 308Q618087 | Informática, Arquitetura de Computadores, Técnico legislativo, Assembléia Legislativa RN, FCCAs placas de som onboard são formadas por dois componentes distintos. O primeiro é o chipset de áudio propriamente dito, que é quase sempre incorporado diretamente ao chipset. Embora ele possa ser desativado e substituído por um chipset externo, esta não é uma solução popular entre os fabricantes de placas, já que aumenta os custos de produção. O segundo componente é o chip responsável por transformar o sinal digital enviado pelo chipset de áudio em sinal analógico, que é enviado às caixas de som. Este chip é conhecido como ✂️ a) codec. ✂️ b) bios. ✂️ c) cmos. ✂️ d) dual sound. ✂️ e) pipeline. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 309Q640659 | Informática, Arquitetura de Computadores, Técnico Administrativo, Ministério Público Estadual MG, FUMARCConsidere as seguintes afirmativas com relação à utilização de buffers para lei-tura e escrita em arquivos: I. O uso de um buffer para leitura de arquivos tem por objetivo principal diminuir o tempo de acesso para arquivos indexados, e, por isso, sua influência no tempo de acesso a arquivos seqüenciais é insignificante.II. O uso de buffers para escrita diminui o impacto da fragmentação inter-na no tempo de acesso a arquivos seqüenciais. A opção CORRETA é: ✂️ a) As afirmativas I e II são falsas. ✂️ b) As afirmativas I e II são verdadeiras. ✂️ c) Somente a afirmativa I é verdadeira. ✂️ d) Somente a afirmativa II é verdadeira. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 310Q641957 | Informática, Arquitetura de Computadores, Analista Judiciário, TJ SE, CESPE CEBRASPEAcerca das arquiteturas de hardware de servidores RISC, CISC e Mainframe, julgue os itens a seguir. Os mainframes IBM recentes possuem, em sua arquitetura de hardware, não apenas uma CPU (central processing unit), mas também um CPC (central processor complex), o qual pode conter diferentes tipos de processadores a serem utilizados para diferentes propósitos. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 311Q637367 | Informática, Arquitetura de Computadores, Técnico Judiciário, TSE, CONSULPLANNo que tange às características, a quantidade de instruções que pode ser executada por um microprocessador depende diretamente do clock. Existe uma tecnologia, em que as instruções são executadas simultaneamente. Mesmo que o processador leve cinco ciclos de clock para executar cada instrução, podem existir cinco instruções simultâneas em diferentes estágios de execução. Por esta razão, a impressão que se tem é que cada instrução leva um ciclo de clock para ser realizada. Muitos processadores modernos possuem múltiplos decodificadores de instrução, que permitem múltiplos canais de execução de instruções. Dessa forma, mais de uma instrução é realizada durante cada ciclo de clock. Esta tecnologia é conhecida por ✂️ a) Multiline. ✂️ b) Deadline. ✂️ c) Pipeline. ✂️ d) Hotline. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 312Q647373 | Informática, Arquitetura de Computadores, Técnico em Informática, Banco do Pará PA, FADESP, 2018Um computador com arquitetura de processadores baseada em um conjunto reduzido de instruções possui características típicas da organização RISC. Sobre essa questão, é correto afirmar que máquinas RISC ✂️ a) possuem instruções com formato fixo e otimizam o pipeline de instrução. ✂️ b) possuem poucos registradores especializados. ✂️ c) facilitam o desenvolvimento de compiladores ao oferecer suporte a linguagens de alto nível. ✂️ d) apresentam vários modos de endereçamento. ✂️ e) utilizam microcódigo para interpretar instruções. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 313Q637423 | Informática, Arquitetura de Computadores, Perito Criminal, Polícia Federal, CESPE CEBRASPECom relação aos conceitos e características de compiladores, julgue os itens que se seguem. Interpretador é um tradutor de linguagem que executa o programa fonte de imediato, em vez de gerar um código objeto a ser executado após o término da tradução, enquanto o compilador recebe um programa fonte e produz programa equivalente na linguagem alvo. No caso da linguagem Java, os processadores combinam compilação e interpretação. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 314Q647494 | Informática, Arquitetura de Computadores, Técnico em Tecnologia da informação, Conselho Federal de Biologia, Instituto Quadrix, 2018Acerca das noções básicas de arquitetura de computadores, julgue os itens a seguir. As interrupções não fazem parte do ciclo de instrução de um processador. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 315Q648315 | Informática, Arquitetura de Computadores, Professor do Ensino Básico, Instituto Federal de Educação, CESPE CEBRASPE, 2018Se, em um conversor digital/analógico de 4 bites, a entrada 11102 gera uma saída de 10,5 mA, então, para esse conversor, uma entrada 10012 gera uma saída de ✂️ a) 4,50 mA. ✂️ b) 6,75 mA. ✂️ c) 9,00 mA. ✂️ d) 12,00 mA. ✂️ e) 13,50 mA. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 316Q613114 | Informática, Arquitetura de Computadores, Operador de Computador, TJ PR, COVESTO termo barramento refere-se aos fios de coleta que carregam sinais entre o processador e qualquer dispositivo periférico. Assinale a alternativa que contém uma seqüência de padrões de barramentos: ✂️ a) PCI, ISA, VESA ✂️ b) VGA, SVGA, XGA ✂️ c) IDE, SCSI, RLL ✂️ d) SIMM, DIMM, DDR Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 317Q644369 | Informática, Arquitetura de Computadores, Analista de Banco de Dados, Ministério Público Estadual RR, CESPE CEBRASPEAcerca da organização e da arquitetura de computadores, julgue os próximos itens. Em um computador, as unidades de disco geralmente são conectadas ao processador via controladoras e interfaces como EIDE, ATA, SATA e SCSI, usadas para entrada e saída de dados. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 318Q638245 | Informática, Arquitetura de Computadores, Analista Judiciário, TRE SP, FCCEm termos de organização e arquitetura de computadores, é correto afirmar que ✂️ a) quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória, ele não necessita de intervenção da CPU. ✂️ b) para ler ou escrever dados de ou para a memória, usando o DMA, o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa. ✂️ c) em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento. ✂️ d) o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S. ✂️ e) o barramento EISA, além de contar com uma conexão dedicada com o controlador de memória, sem prejudicar o tráfego CPU-memória, também conecta na outra extremidade periféricos de alta largura de banda. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 319Q632425 | Informática, Arquitetura de Computadores, FUNRIOUm arquiteto, que utiliza um sistema computacional para projeto de plantas e geração de modelos tridimensionais, encontrase insatisfeito com o desempenho de tal sistema ao utilizá-lo. A principal queixa é o tempo gasto no processo de geração dos modelos. Ao se analisar o sistema em questão, pode-se notar que o aplicativo que processa os modelos tridimensionais faz uso de grandes massas de dados e que, durante o uso do aplicativo, existe um acesso contínuo ao disco rígido. Dentro desse contexto, analise as asserções a seguir e assinale a opção correta. I) O aumento de memória RAM do sistema melhoraria seu desempenho. II) A memória principal apresenta um menor tempo de acesso quando comparado à opção de uso de memória virtual. ✂️ a) As duas asserções são verdadeiras, e a segunda é uma justificativa correta da primeira. ✂️ b) As duas asserções são verdadeiras, mas a segunda não é uma justificativa correta da primeira. ✂️ c) A primeira asserção é uma proposição verdadeira, e a segunda é uma proposição falsa. ✂️ d) A primeira asserção é uma proposição falsa, e a segunda é uma proposição verdadeira. ✂️ e) Tanto a primeira como a segunda asserções são falsas. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 320Q619954 | Informática, Arquitetura de Computadores, Analista Judiciário, TJ MA, IESESÀ medida em que a velocidade dos processadores aumenta, é necessário aumentar também o desempenho da memória RAM do computador. Com relação a este tipo de dispositivo é INCORRETO afirmar que: ✂️ a) As memórias SDRAM (Synchronous Dynamic RAM) são capazes de trabalhar sincronizadas com os ciclos da placa-mãe, sem tempos de espera. ✂️ b) As memórias DDR2 (Double Data Rate 2) são mais eficientes por serem memórias estáticas. ✂️ c) A memória DDR2 não é compatível com placas mãe que trabalham com memória DDR, tanto que os pentes de memória diferem fisicamente. ✂️ d) A memória DDR2 é uma evolução da memória DDR, com menor consumo de energia elétrica e maior largura de banda de dados. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 🖨️ Baixar PDF← AnteriorPróximo →
301Q628522 | Informática, Arquitetura de Computadores, Assistente de Desenvolvimento, EMPREL PE, UPE UPENET IAUPEAnalise as seguintes afirmações sobre organização de memória RAM. I. De uma maneira geral, a memória RAM é implementada através de uma matriz de capacitores. II. A memória RAM é considerada uma memória estática, pois necessita de uma operação chamada refresh para manter válidos os dados armazenados. III. O endereçamento de uma célula da memória RAM é feito através da divisão das linhas do endereço, em duas partes iguais. Uma parte é utilizada para endereçar a linha em que a célula desejada se encontra, e a outra é empregada para acessar a coluna da referida célula. As linhas RAS e CAS do circuito de memória controlam esse acesso. Assinale a alternativa que contém a(s) afirmação(ões) CORRETA(S). ✂️ a) Apenas I. ✂️ b) Apenas II. ✂️ c) Apenas III. ✂️ d) Apenas I e II. ✂️ e) Apenas I e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
302Q614522 | Informática, Arquitetura de ComputadoresAssinale a alternativa que contém apenas dispositivos de hardware relacionados a redes de computadores: ✂️ a) hubs, switches e cabo coaxial ✂️ b) modem, bluetooth e CAD ✂️ c) buffer, DMA e backup ✂️ d) ACK, cabo ótico e conector BNC ✂️ e) multiplexador, barramento, CRC Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
303Q610308 | Informática, Arquitetura de Computadores, Operador de Computador, Polícia Federal, CESPE CEBRASPECom relação ao padrão PCI (peripheral component interconnect), julgue os itens subseqüentes. Em condições normais e em um mesmo ambiente tecnológico, as taxas de transferência de dados em um barramento PCI são maiores que aquelas verificadas em barramentos VESA ou ISA. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
304Q639518 | Informática, Arquitetura de Computadores, Programador, TCE AL, FCCA ponte sul é a parte de um chipset da placa mãe que normalmente abriga, entre outros, ✂️ a) os controladores de HD, somente. ✂️ b) os controladores de HD e as portas paralela e serial. ✂️ c) os controladores de HD e a comunicação do processador com as memórias. ✂️ d) a comunicação do processador com as memórias e os barramentos de alta velocidade. ✂️ e) a comunicação do processador com as memórias e as portas paralela e serial. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
305Q622952 | Informática, Arquitetura de Computadores, Analista, BACEN, FCCO primeiro passo para o processador, que segue o modelo de Von Neumman, iniciar a execução de uma instrução é ✂️ a) buscar a próxima instrução na memória e armazenála no registrador de instruções. ✂️ b) buscar na memória as palavras necessárias à instrução e armazená-las nos registradores do processador. ✂️ c) determinar o tipo de instrução que está armazenada no registrador de instruções. ✂️ d) atualizar o valor do program counter, apontando para a instrução seguinte. ✂️ e) identificar a localização na memória das palavras necessárias à instrução. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
306Q626919 | Informática, Arquitetura de Computadores, Técnico Judiciário, TJ RJ, FCCO barramento PCI Express (PCIe) foi desenhado para substituir os antigos barramentos PCI, bem como o AGP. Este barramento pode fornecer altas taxas de transferência, e em sua versão 3.0 essa taxa é de até ✂️ a) 12 GT/s. ✂️ b) 10 GT/s. ✂️ c) 4 GT/s. ✂️ d) 2 GT/s. ✂️ e) 8 GT/s. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
307Q639326 | Informática, Arquitetura de Computadores, Analista, BACEN, CESPE CEBRASPEJulgue os itens a seguir, referentes à arquitetura de computadores. Computadores efetuam a subtração de números binários por meio de adição, na qual o número a ser subtraído é representado em complemento de um. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
308Q618087 | Informática, Arquitetura de Computadores, Técnico legislativo, Assembléia Legislativa RN, FCCAs placas de som onboard são formadas por dois componentes distintos. O primeiro é o chipset de áudio propriamente dito, que é quase sempre incorporado diretamente ao chipset. Embora ele possa ser desativado e substituído por um chipset externo, esta não é uma solução popular entre os fabricantes de placas, já que aumenta os custos de produção. O segundo componente é o chip responsável por transformar o sinal digital enviado pelo chipset de áudio em sinal analógico, que é enviado às caixas de som. Este chip é conhecido como ✂️ a) codec. ✂️ b) bios. ✂️ c) cmos. ✂️ d) dual sound. ✂️ e) pipeline. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
309Q640659 | Informática, Arquitetura de Computadores, Técnico Administrativo, Ministério Público Estadual MG, FUMARCConsidere as seguintes afirmativas com relação à utilização de buffers para lei-tura e escrita em arquivos: I. O uso de um buffer para leitura de arquivos tem por objetivo principal diminuir o tempo de acesso para arquivos indexados, e, por isso, sua influência no tempo de acesso a arquivos seqüenciais é insignificante.II. O uso de buffers para escrita diminui o impacto da fragmentação inter-na no tempo de acesso a arquivos seqüenciais. A opção CORRETA é: ✂️ a) As afirmativas I e II são falsas. ✂️ b) As afirmativas I e II são verdadeiras. ✂️ c) Somente a afirmativa I é verdadeira. ✂️ d) Somente a afirmativa II é verdadeira. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
310Q641957 | Informática, Arquitetura de Computadores, Analista Judiciário, TJ SE, CESPE CEBRASPEAcerca das arquiteturas de hardware de servidores RISC, CISC e Mainframe, julgue os itens a seguir. Os mainframes IBM recentes possuem, em sua arquitetura de hardware, não apenas uma CPU (central processing unit), mas também um CPC (central processor complex), o qual pode conter diferentes tipos de processadores a serem utilizados para diferentes propósitos. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
311Q637367 | Informática, Arquitetura de Computadores, Técnico Judiciário, TSE, CONSULPLANNo que tange às características, a quantidade de instruções que pode ser executada por um microprocessador depende diretamente do clock. Existe uma tecnologia, em que as instruções são executadas simultaneamente. Mesmo que o processador leve cinco ciclos de clock para executar cada instrução, podem existir cinco instruções simultâneas em diferentes estágios de execução. Por esta razão, a impressão que se tem é que cada instrução leva um ciclo de clock para ser realizada. Muitos processadores modernos possuem múltiplos decodificadores de instrução, que permitem múltiplos canais de execução de instruções. Dessa forma, mais de uma instrução é realizada durante cada ciclo de clock. Esta tecnologia é conhecida por ✂️ a) Multiline. ✂️ b) Deadline. ✂️ c) Pipeline. ✂️ d) Hotline. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
312Q647373 | Informática, Arquitetura de Computadores, Técnico em Informática, Banco do Pará PA, FADESP, 2018Um computador com arquitetura de processadores baseada em um conjunto reduzido de instruções possui características típicas da organização RISC. Sobre essa questão, é correto afirmar que máquinas RISC ✂️ a) possuem instruções com formato fixo e otimizam o pipeline de instrução. ✂️ b) possuem poucos registradores especializados. ✂️ c) facilitam o desenvolvimento de compiladores ao oferecer suporte a linguagens de alto nível. ✂️ d) apresentam vários modos de endereçamento. ✂️ e) utilizam microcódigo para interpretar instruções. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
313Q637423 | Informática, Arquitetura de Computadores, Perito Criminal, Polícia Federal, CESPE CEBRASPECom relação aos conceitos e características de compiladores, julgue os itens que se seguem. Interpretador é um tradutor de linguagem que executa o programa fonte de imediato, em vez de gerar um código objeto a ser executado após o término da tradução, enquanto o compilador recebe um programa fonte e produz programa equivalente na linguagem alvo. No caso da linguagem Java, os processadores combinam compilação e interpretação. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
314Q647494 | Informática, Arquitetura de Computadores, Técnico em Tecnologia da informação, Conselho Federal de Biologia, Instituto Quadrix, 2018Acerca das noções básicas de arquitetura de computadores, julgue os itens a seguir. As interrupções não fazem parte do ciclo de instrução de um processador. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
315Q648315 | Informática, Arquitetura de Computadores, Professor do Ensino Básico, Instituto Federal de Educação, CESPE CEBRASPE, 2018Se, em um conversor digital/analógico de 4 bites, a entrada 11102 gera uma saída de 10,5 mA, então, para esse conversor, uma entrada 10012 gera uma saída de ✂️ a) 4,50 mA. ✂️ b) 6,75 mA. ✂️ c) 9,00 mA. ✂️ d) 12,00 mA. ✂️ e) 13,50 mA. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
316Q613114 | Informática, Arquitetura de Computadores, Operador de Computador, TJ PR, COVESTO termo barramento refere-se aos fios de coleta que carregam sinais entre o processador e qualquer dispositivo periférico. Assinale a alternativa que contém uma seqüência de padrões de barramentos: ✂️ a) PCI, ISA, VESA ✂️ b) VGA, SVGA, XGA ✂️ c) IDE, SCSI, RLL ✂️ d) SIMM, DIMM, DDR Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
317Q644369 | Informática, Arquitetura de Computadores, Analista de Banco de Dados, Ministério Público Estadual RR, CESPE CEBRASPEAcerca da organização e da arquitetura de computadores, julgue os próximos itens. Em um computador, as unidades de disco geralmente são conectadas ao processador via controladoras e interfaces como EIDE, ATA, SATA e SCSI, usadas para entrada e saída de dados. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
318Q638245 | Informática, Arquitetura de Computadores, Analista Judiciário, TRE SP, FCCEm termos de organização e arquitetura de computadores, é correto afirmar que ✂️ a) quando o controlador de E/S usa o DMA para ler ou escrever dados de ou para a memória, ele não necessita de intervenção da CPU. ✂️ b) para ler ou escrever dados de ou para a memória, usando o DMA, o controlador necessita executar uma rotina de interrupção para avisar a CPU que iniciará essa tarefa. ✂️ c) em geral a CPU tem precedência sobre o controlador de E/S na utilização do barramento. ✂️ d) o processo denominado roubo de ciclo consiste em a CPU apropriar-se de ciclos do barramento que estão em execução para atender dispositivos de E/S. ✂️ e) o barramento EISA, além de contar com uma conexão dedicada com o controlador de memória, sem prejudicar o tráfego CPU-memória, também conecta na outra extremidade periféricos de alta largura de banda. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
319Q632425 | Informática, Arquitetura de Computadores, FUNRIOUm arquiteto, que utiliza um sistema computacional para projeto de plantas e geração de modelos tridimensionais, encontrase insatisfeito com o desempenho de tal sistema ao utilizá-lo. A principal queixa é o tempo gasto no processo de geração dos modelos. Ao se analisar o sistema em questão, pode-se notar que o aplicativo que processa os modelos tridimensionais faz uso de grandes massas de dados e que, durante o uso do aplicativo, existe um acesso contínuo ao disco rígido. Dentro desse contexto, analise as asserções a seguir e assinale a opção correta. I) O aumento de memória RAM do sistema melhoraria seu desempenho. II) A memória principal apresenta um menor tempo de acesso quando comparado à opção de uso de memória virtual. ✂️ a) As duas asserções são verdadeiras, e a segunda é uma justificativa correta da primeira. ✂️ b) As duas asserções são verdadeiras, mas a segunda não é uma justificativa correta da primeira. ✂️ c) A primeira asserção é uma proposição verdadeira, e a segunda é uma proposição falsa. ✂️ d) A primeira asserção é uma proposição falsa, e a segunda é uma proposição verdadeira. ✂️ e) Tanto a primeira como a segunda asserções são falsas. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
320Q619954 | Informática, Arquitetura de Computadores, Analista Judiciário, TJ MA, IESESÀ medida em que a velocidade dos processadores aumenta, é necessário aumentar também o desempenho da memória RAM do computador. Com relação a este tipo de dispositivo é INCORRETO afirmar que: ✂️ a) As memórias SDRAM (Synchronous Dynamic RAM) são capazes de trabalhar sincronizadas com os ciclos da placa-mãe, sem tempos de espera. ✂️ b) As memórias DDR2 (Double Data Rate 2) são mais eficientes por serem memórias estáticas. ✂️ c) A memória DDR2 não é compatível com placas mãe que trabalham com memória DDR, tanto que os pentes de memória diferem fisicamente. ✂️ d) A memória DDR2 é uma evolução da memória DDR, com menor consumo de energia elétrica e maior largura de banda de dados. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro