Questões de Concursos Eletrônica Digital

Resolva questões de Eletrônica Digital comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática.

Filtrar questões
💡 Caso não encontre resultados, diminua os filtros.

42Q787931 | Engenharia Elétrica, Eletrônica Digital, Analista Judiciário, TRT 8a, CESPE CEBRASPE

Considere uma arquitetura de microprocessador, em que se procure criar um grande número de instruções em linguagem de máquina, com uma grande diversidade de possíveis formatos. Considere, ainda, outra arquitetura, em que se procure reduzir o número de instruções, diminuindo-se, também, o número de formatos, de modo que a regularidade de formatos e o pequeno número de instruções permitam a construção de uma máquina com menor ciclo de clock. As siglas que designam essas arquiteturas são, respectivamente,

  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

44Q784396 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

A etapa de síntese da malha de distribuição de relógio (CTS – clock tree synthesis) de um sistema digital deve ser feita:
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

45Q787222 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Dada uma memória embarcada em um sistemas em chip (SoC) organizada em 210 palavras de 08 bits cada. Quantos ciclos, no mínimo, de leitura e escrita são necessários para detectar a presença de falhas de transição em alguma posição.
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

46Q784931 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

No que concerne à porta lógica AND, pode-se afirmar que:
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

47Q788019 | Engenharia Elétrica, Eletrônica Digital, Técnico de Manutenção Júnior, Petrobras, CESGRANRIO

Em um processo industrial, uma malha utilizará um CLP para efetuar o controle do sistema hidráulico. Este sistema possui, como elementos sensores montados em tubulações e vasos, 3 indicadores de temperatura, cada um com um contato reversível, 2 indicadores de pressão, cada um com dois contatos independentes, 2 transmissores de nível com sinal de 4 – 20 mA e 1 transmissor de vazão com sinal de 0 – 10V. O CLP para atender a esta malha deve possuir, no mínimo, a seguinte configuração para as entradas desses sensores: Obs.: ED – Entradas Digitais EA – Entradas Analógicas
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

48Q789819 | Engenharia Elétrica, Eletrônica Digital, Analista Judiciário, TRT 6a, FCC

Considere o trecho de um programa de microcontrolador apresentado abaixo.

MOV A,#3CH; carrega o registrador A com 3CH

MOV B,#4AH; carrega o registrador B com 4AH

ORL A,B; executa a operação A = A.OR.B

CPL ACC.0; complementa o bit 0 do registrador A

ANL A,#9DH; executa a operação A = A.AND.9DH

Após o processamento dessa rotina, o valor do registrador A é

  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

49Q785477 | Engenharia Elétrica, Eletrônica Digital, Analista de Gestão, INPI, CESPE CEBRASPE

Um microcomputador é construído a partir de um microprocessador com arquitetura CISC (complex instruction set computer), que utiliza barramentos de 16 bits de endereço e 8 bits de dados. Além disso, o microcomputador apresenta memória ROM de 4 kB e memória RAM de 8 kB. A comunicação entre o microprocessador e os demais componentes do microcomputador, nesse caso, é realizada por meio de barramentos de endereço de dados e de controle. Com base nessas informações, julgue os itens seguintes.

Como a arquitetura do microprocessador é CISC, seu projeto foi realizado com a observância de se incluir, no conjunto de instruções, o menor número possível de instruções e de formatos de instrução.

  1. ✂️
  2. ✂️

50Q790089 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Em aplicações onde são usadas técnicas de DFT baseadas em BIST – built-in self test deve-se ter especial atenção ao processo de aplicação do teste em si. No caso de memórias, uma das técnicas aplicadas para o auto-teste em baixa potência é:
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

51Q788811 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Um flip-flop JK com J = 1 e K =1 recebe na entrada um relógio de 150 kHz. A saída Q é igual a
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

52Q788813 | Engenharia Elétrica, Eletrônica Digital, Técnico Sistemas Metroviários, Metrô SP, FCC

Considere o texto abaixo:

The SN74LS373 consists of eight latches with 3-state outputs for bus organized system applications. The flip-flops appear transparent to the data (data changes asynchronously) when Latch Enable (LE) is HIGH. When LE is LOW, the data that meets the setup times is latched. Data appears on the bus when the Output Enable (OE) is LOW. When OE is HIGH the bus output is in the high impedance state.

Sobre o texto, analise:

I. Trata-se de um registrador de 8 bits.

II. LE é uma entrada de controle assíncrona.

III. OE habilita a saída quando está em nível lógico 0.

IV. LE deixa a saída em alta impedância quando está em nível lógico 1.

Está correto o que consta APENAS em

  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

53Q789096 | Engenharia Elétrica, Eletrônica Digital, Perito Criminal de 1a Classe Área de Formação Engenharia Elétrica, PEFOCE CE, CESPE CEBRASPE

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue os próximos itens.

Alguns dos tipos de proteção interna nos componentes CMOS possuem proteção contra curto-circuito na saída e utilizam diodos polarizados reversamente.

  1. ✂️
  2. ✂️

54Q789357 | Engenharia Elétrica, Eletrônica Digital, Analista de Gestão, INPI, CESPE CEBRASPE

Um microcomputador é construído a partir de um microprocessador com arquitetura CISC (complex instruction set computer), que utiliza barramentos de 16 bits de endereço e 8 bits de dados. Além disso, o microcomputador apresenta memória ROM de 4 kB e memória RAM de 8 kB. A comunicação entre o microprocessador e os demais componentes do microcomputador, nesse caso, é realizada por meio de barramentos de endereço de dados e de controle. Com base nessas informações, julgue os itens seguintes.

Por ter apenas 16 bits de endereço, o tamanho máximo de memória que esse microprocessador pode endereçar é de 32 kB.

  1. ✂️
  2. ✂️

55Q788088 | Engenharia Elétrica, Eletrônica Digital, Analista de Gestão, INPI, CESPE CEBRASPE

Um microcomputador é construído a partir de um microprocessador com arquitetura CISC (complex instruction set computer), que utiliza barramentos de 16 bits de endereço e 8 bits de dados. Além disso, o microcomputador apresenta memória ROM de 4 kB e memória RAM de 8 kB. A comunicação entre o microprocessador e os demais componentes do microcomputador, nesse caso, é realizada por meio de barramentos de endereço de dados e de controle. Com base nessas informações, julgue os itens seguintes.

Em diversos microprocessadores comerciais, é necessário que as linhas de dados das memórias tenham a capacidade de assumir, além dos estados alto e baixo, o estado de alta impedância, para que as memórias possam se conectar ao barramento de dados.

  1. ✂️
  2. ✂️

56Q790137 | Engenharia Elétrica, Eletrônica Digital, Perito Criminal de 1a Classe Área de Formação Engenharia Elétrica, PEFOCE CE, CESPE CEBRASPE

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue os próximos itens.

A potência dissipada em um circuito da família CMOS ) diretamente proporcional à tensão de alimentação desse circuito ) é independente da frequência de operação (ou frequência de trabalho); por essa razão, apresenta significativa vantagem em relação aos circuitos da família TTL.

  1. ✂️
  2. ✂️

57Q785274 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Supondo que um multiplexador possua 16 entradas de sinal, o número de entradas de seleção necessárias, excluindo a entrada ENABLE (habilita), é igual a
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

58Q785277 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Qual é a técnica de inspeção não destrutiva capaz de detectar defeitos em montagens Flip-Chip?
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

59Q788610 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

No contexto de design for debug and diagnosis (DFD), faz-se as seguintes afirmações. I. O processo de diagnóstico e debug exige um alto grau de controlabilidade e observabilidade dos nós internos de um circuito de forma que muitas das técnicas de DFT como scan são ajustadas para este fim. Exemplos deste tipo de técnicas especialmente ajustadas para diagnóstico e debug são blocos lógicos e sinais de relógio reconfiguráveis. II. A única forma de extrair as informações de debug e diagnóstico é através de cadeias de scan dedicadas para isto. III. Pode-se empregar de focused ion beam (FIB) para a edição ou pequenos consertos em um circuito integrado visando isolar ou corrigir possíveis defeitos.
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️

60Q789641 | Engenharia Elétrica, Eletrônica Digital, FUNRIO

Como é denominado o teste de parâmetros não discretos, como margens de ruído e atrasos de propagação, que não operam com valores lógicos?
  1. ✂️
  2. ✂️
  3. ✂️
  4. ✂️
  5. ✂️
Utilizamos cookies e tecnologias semelhantes para aprimorar sua experiência de navegação. Política de Privacidade.