Início Questões de Concursos Eletrônica analógica e digital Resolva questões de Eletrônica analógica e digital comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática. Eletrônica analógica e digital Ordenar por: Mais populares Mais recentes Mais comentadas Filtrar questões: Exibir todas as questões Exibir questões resolvidas Excluir questões resolvidas Exibir questões que errei Filtrar 101Q782233 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Tecnologista Júnior, DCTA SP, VUNESPSendo ë o comprimento de onda, uma volta inteira na Carta de Smith corresponde a ✂️ a) 0,25 ë. ✂️ b) 0,5 ë. ✂️ c) 1,0 ë. ✂️ d) 2,0 ë. ✂️ e) 4,0 ë. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 102Q781496 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, STM, CESPE CEBRASPEJulgue os itens subsequentes, a respeito das unidades de medida em áudio. A impedância de entrada de um amplificador é medida em ohm, com valores que variam conforme sua categoria e função principal. Uma baixa impedância permite elevada captação de ruído eletrostático do cabeamento e causa microfonia. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 103Q781969 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO2:10] ##1 c” é equivalente a “a ##1 ((1[*0:$] ##1 b) [*2:10]) ##1 c” ✂️ a) Somente I é válido. ✂️ b) Somente II é válido. ✂️ c) Somente III é válido. ✂️ d) Somente I e II são válidos. ✂️ e) II e III são válidos. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 104Q781877 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOSobre o projeto de chips de circuitos digitais, analise as afirmações a seguir: I) Uma das abordagens de projeto de circuitos digitais é a Top-Down, em que se definem em verilog módulos de alto nível, a serem divididos em níveis menores. II) Durante o projeto de um circuito combinacional, no processo de síntese, é possível, para tal ferramenta, traduzir retardos inseridos em verilog e transformá-los em retardos físicos na implementação do circuito. III) Para se sintetizar um circuito combinacional, usando-se uma diretiva always, é necessário que todas as entradas do módulo façam parte da lista de sensitividade. Assinale a opção que apresenta as apenas afirmativas corretas. ✂️ a) I. ✂️ b) I e II. ✂️ c) II. ✂️ d) I e III. ✂️ e) I, II e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 105Q782171 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOCom relação à incerteza do clock, considere as afirmativas: I – O atraso de propagação contribui para a incerteza do clock. II – O clock skew não influencia na incerteza do clock. III – O clock jitter contribui para a incerteza do clock. Está correto APENAS o que se afirma em ✂️ a) I. ✂️ b) II. ✂️ c) III. ✂️ d) I e II. ✂️ e) I e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 🖨️ Baixar PDF← Anterior
101Q782233 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Tecnologista Júnior, DCTA SP, VUNESPSendo ë o comprimento de onda, uma volta inteira na Carta de Smith corresponde a ✂️ a) 0,25 ë. ✂️ b) 0,5 ë. ✂️ c) 1,0 ë. ✂️ d) 2,0 ë. ✂️ e) 4,0 ë. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
102Q781496 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, STM, CESPE CEBRASPEJulgue os itens subsequentes, a respeito das unidades de medida em áudio. A impedância de entrada de um amplificador é medida em ohm, com valores que variam conforme sua categoria e função principal. Uma baixa impedância permite elevada captação de ruído eletrostático do cabeamento e causa microfonia. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
103Q781969 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO2:10] ##1 c” é equivalente a “a ##1 ((1[*0:$] ##1 b) [*2:10]) ##1 c” ✂️ a) Somente I é válido. ✂️ b) Somente II é válido. ✂️ c) Somente III é válido. ✂️ d) Somente I e II são válidos. ✂️ e) II e III são válidos. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
104Q781877 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOSobre o projeto de chips de circuitos digitais, analise as afirmações a seguir: I) Uma das abordagens de projeto de circuitos digitais é a Top-Down, em que se definem em verilog módulos de alto nível, a serem divididos em níveis menores. II) Durante o projeto de um circuito combinacional, no processo de síntese, é possível, para tal ferramenta, traduzir retardos inseridos em verilog e transformá-los em retardos físicos na implementação do circuito. III) Para se sintetizar um circuito combinacional, usando-se uma diretiva always, é necessário que todas as entradas do módulo façam parte da lista de sensitividade. Assinale a opção que apresenta as apenas afirmativas corretas. ✂️ a) I. ✂️ b) I e II. ✂️ c) II. ✂️ d) I e III. ✂️ e) I, II e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
105Q782171 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOCom relação à incerteza do clock, considere as afirmativas: I – O atraso de propagação contribui para a incerteza do clock. II – O clock skew não influencia na incerteza do clock. III – O clock jitter contribui para a incerteza do clock. Está correto APENAS o que se afirma em ✂️ a) I. ✂️ b) II. ✂️ c) III. ✂️ d) I e II. ✂️ e) I e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro