Início Questões de Concursos Eletrônica analógica e digital Resolva questões de Eletrônica analógica e digital comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática. Eletrônica analógica e digital Ordenar por: Mais populares Mais recentes Mais comentadas Filtrar questões: Exibir todas as questões Exibir questões resolvidas Excluir questões resolvidas Exibir questões que errei Filtrar 61Q781913 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, TRF 2a, FCCUm transformador, cujas especificações são 120 V × 12 V - 60 VA, alimenta uma carga resistiva de 4 ? no secundário. Os valores aproximados da potência consumida pela carga e da corrente no primário do transformador são, respectivamente: ✂️ a) 24 W e 0,5 A ✂️ b) 24 W e 0,3 A ✂️ c) 36 W e 0,3 A ✂️ d) 36 W e 3,3 A ✂️ e) 60 W e 0,5 A Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 62Q781753 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOTendo em vista o fluxo de implementação de um projeto digital de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), pode-se afirmar que o processo de “Floorplanning” ✂️ a) prepara a região do chip que será utilizada para implementar os módulos do projeto. ✂️ b) verifica os requisitos de desempenho de todos os sinais do circuito com relação ao tempo de propagação entre os módulos. ✂️ c) realiza a distribuição dos blocos de um circuito ao longo do chip, definindo a localização dos pinos de entrada e saída e de alimentação. ✂️ d) define o tipo de recobrimento utilizado na estrutura do chip. ✂️ e) planeja a distribuição de consumo ao longo da superfície do chip, buscando a uniformização na distribuição de potência. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 63Q781899 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Auxiliar Técnico, Petrobras, CESPE CEBRASPECom relação a circuitos eletrônicos, julgue os itens que se seguem. Em relação às fontes lineares, as fontes chaveadas têm menor rendimento, convertendo em potência útil uma porcentagem menor da energia a ela fornecida pela rede elétrica. Por outro lado, as fontes chaveadas fornecem tensão de alimentação com menor ruído, o que é vantagem com relação às fontes lineares. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 64Q781987 | Engenharia de Telecomunicações, Eletrônica Analógica e Digital, Agente de Telecomunicações, Polícia Federal, CESPE CEBRASPEA respeito de circuitos em corrente alternada trifásicos, regime senoidal, julgue os itens a seguir. Se cada fase de uma carga trifásica for representada por uma impedância idêntica e a fonte de alimentação trifásica de suprimento for equilibrada, qualquer que seja o tipo de ligação da carga (triângulo ou estrela), a potência aparente trifásica fornecida à carga pode ser calculada a partir da corrente de linha e da tensão de linha na carga. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 65Q781823 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico, Ministério da Defesa Comando da Aeronáutica, CESGRANRIOOs amplificadores transistorizados que utilizam TJB são divididos em classes, de acordo com a maneira de amplificação dos sinais senoidais. Com relação a essas classes, considere as afirmativas a seguir. I - O classe A amplifica integralmente os dois semiciclos (positivo e negativo). II - O classe B amplifica um pulso simétrico, formado por parte de um semiciclo, e cuja duração é maior do que meio período da senóide. III - O classe C amplifica um pulso simétrico, com apenas parte de um semiciclo, e cuja duração é menor do que meio período da senóide. É(São) verdadeira(s) apenas a(s) afirmativa(s): ✂️ a) I ✂️ b) II ✂️ c) I e II ✂️ d) I e III ✂️ e) II e III Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 66Q781552 | Engenharia de Telecomunicações, Eletrônica Analógica e Digital, Agente de Telecomunicações, Polícia Federal, CESPE CEBRASPEJulgue os itens a seguir, relativos a transformadores. Um transformador de corrente (TC) é um tipo especial de transformador utilizado na proteção de sistemas elétricos, em situações em que a corrente a ser monitorada é superior à capacidade do dispositivo de proteção. Apesar disso, o TC não é adequado para uso na medição, situação em que ele é substituído pelo transformador de potencial. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 67Q781596 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOEm uma declaração de um “covergroup”, a seguinte definição de “bins” foi encontrada. bins meus_bins [4] = { [1:10], 1, 4, 7}; Como os bins são distribuídos? ✂️ a) {1,2,3,4,5,6,7,8,9,10}, {1}, {4}, {7}. ✂️ b) {2,3,5,6,8,9,10},{1},{4},{7}. ✂️ c) {1,10},{1},{4},{7}. ✂️ d) {1,2,3},{4,5,6},{7,8,9},{10,1,4,7}. ✂️ e) {1,2,3},{4,5,6},{7,8,9,10},{1,4,7}. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 68Q781645 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuais das seguintes chamadas de função não podem aceitar eventos de clock de acordo com o padrão de System Verilog 2009? ✂️ a) $rose. ✂️ b) $sampled. ✂️ c) $fell. ✂️ d) $stable. ✂️ e) $past. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 69Q782142 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuatro flip-flops JK estão conectados em cascata por suas saídas Q, com suas entradas J e K constantes em nível alto. Se a frequência de relógio no primeiro flip-flop é de 400 kHz e se a entrada de relógio nos flip-flops é invertida, a frequência de saída é igual a ✂️ a) 100 kHz. ✂️ b) 50 kHz. ✂️ c) 1,6 MHz. ✂️ d) 800 kHz. ✂️ e) 25 kHz. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 70Q781673 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOEm SystemVerilog 2009, se a expressão não temporal amostrada “a” é avaliada como verdadeira nos ciclos 1, 3, 8, 13 e 14, e a expressão não temporal amostrada “b” é avaliada como verdadeira nos ciclos 1, 2, 3, 4, 5, 6, 8, 9, 10, 11, 12 e 14, em quais ciclos a expressão em SVA “a intersect b” será avaliada como verdadeira? ✂️ a) Ciclos 2, 4, 5, 6, 7, 9, 10, 11, 12 e 13. ✂️ b) Ciclos 1, 3, 8, 13 e 14. ✂️ c) Ciclos 1, 3, 8 e 14. ✂️ d) Ciclos 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13 e 14. ✂️ e) Nenhuma das alternativas acima. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 71Q781819 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIODado que em um código a nível de RTL, a operação: if (a ^ b) foi erroneamente trocada por: if (a | b) Que tipo de metodologia de teste e métrica de cobertura de teste provavelmente conseguirá detectar o problema? ✂️ a) Simulação direta com métrica de cobertura de linha de código. ✂️ b) Teste de equivalência de circuitos entre o RTL e o circuito sintetizado a nível de portas lógicas. ✂️ c) Simulação aleatória com métrica de cobertura de condição. ✂️ d) Simulação direta com métrica de cobertura de caminhos. ✂️ e) Simulação aleatória com métrica de cobertura de “toggle”. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 72Q781867 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOSobre clock skew, é correto afirmar que ✂️ a) sempre é prejudicial ao circuito. ✂️ b) é a flutuação indesejável de um sinal com relação a sua posição ideal no tempo. ✂️ c) especifica o atraso ao longo da árvore de clock. ✂️ d) não é usado para resolver violação de setup e hold. ✂️ e) geralmente não é desejável e pode ser minimizado através de otimização. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 73Q781988 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOUma empresa de CI planeja lançar um microcontrolador que possui diversos periféricos, como conversores AD e DA, SPI, USB, I²C e memórias. Durante a fase de testes em laboratório, detectou-se que o microcontrolador funcionou corretamente com todos os periféricos. Porém, quando os dados foram enviados para USB, mesmo não sendo utilizados, provocaram uma pane geral no chip. O caso descrito pode ser caracterizar como ✂️ a) Electromigration. ✂️ b) Cross-talking. ✂️ c) Hold Violation. ✂️ d) Setup Violation. ✂️ e) Antenna Violation. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 74Q781732 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Engenheiro de Telecomunicações, Metrô DF, IADESAssinale a alternativa que indica o transistor controlado por tensão, com uma alta impedância de entrada e fabricado com metal-óxido-semicondutor. ✂️ a) TJB. ✂️ b) MOSFET. ✂️ c) Diodo Zener. ✂️ d) JFET. ✂️ e) TTL. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 75Q781473 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Engenheiro Elétrico, ITAIPU Binacional, UFPRAs portas lógicas do tipo XOR (OU EXCLUSIVO) são circuitos digitais que correspondem, em sua essência, a um circuito: ✂️ a) comparador de igualdade. ✂️ b) somador de tensão. ✂️ c) comparador de tensão. ✂️ d) gerador de paridade. ✂️ e) gerador de magnitude. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 76Q781555 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuais das opções abaixo não fazem parte de uma especificação de um “covergroup” em SystemVerilog? ✂️ a) Um evento de clock que sincroniza a amostragem dos pontos de cobertura. ✂️ b) Um conjunto de pontos de cobertura. ✂️ c) Cobertura cruzada entre os pontos de cobertura. ✂️ d) Um conjunto de “bins” associados ao conjunto de variáveis amostradas ou transições de valores. ✂️ e) Um conjunto de processos de amostragem. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 77Q781705 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIONo projeto de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), o processo de realizar as conexões entre os módulos e entre as células lógicas, de forma que os sinais possam trafegar de acordo com os requisitos de tempo, chama-se ✂️ a) Floorplanning. ✂️ b) Posicionamento. ✂️ c) Síntese de conexão. ✂️ d) Roteamento. ✂️ e) Static Timing Analysis. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 78Q781751 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, STM, CESPE CEBRASPECom relação a sistemas de áudio, julgue os itens a seguir. O amplificador eletrônico é um aparelho que eleva os níveis de tensão dos sinais de áudio. Ele é comumente utilizado em transmissores e receptores de rádio e televisão, em equipamentos estéreo de alta fidelidade (high-fidelity ou hi-fi), computadores, equipamentos eletrônicos digitais e instrumentos musicais elétricos. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 79Q782125 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOConsidere a operação do software Analog Design Environment a partir da sua janela principal. Deseja-se configurar um estímulo a um circuito. Sobre essa ação, considere as alternativas abaixo. A alternativa FALSA é a que diz que ✂️ a) os estímulos podem ser configurados na guia “Analyses - Stimuli” na janela de simulação. ✂️ b) a adição de símbolos de fontes de estímulos ao esquemático os introduz automaticamente. ✂️ c) os estímulos podem ser configurados na guia “Setup - Stimuli” na janela de simulação. ✂️ d) os estímulos podem ser configurados isoladamente e salvos em um arquivo de estímulos. ✂️ e) o campo “Function” da guia “Setup - Stimuli”, acessível a partir da janela de simulação, possibilita a seleção de vários formatos de onda para os estímulos. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 80Q781475 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Tecnologista Júnior, DCTA SP, VUNESPA Rede Digital de Serviços Integrados (RDSI) em Faixa Estreita (FE) utiliza-se da rede metálica de assinantes. Para garantir a qualidade dos serviços da RDSI-FE, a resistência máxima, em Corrente Contínua, de enlace dos pares da rede metálica deve ser de ✂️ a) 75 ohms. ✂️ b) 120 ohms. ✂️ c) 1 200 ohms. ✂️ d) 1 300 ohms. ✂️ e) 1 400 ohms. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 🖨️ Baixar PDF← AnteriorPróximo →
61Q781913 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, TRF 2a, FCCUm transformador, cujas especificações são 120 V × 12 V - 60 VA, alimenta uma carga resistiva de 4 ? no secundário. Os valores aproximados da potência consumida pela carga e da corrente no primário do transformador são, respectivamente: ✂️ a) 24 W e 0,5 A ✂️ b) 24 W e 0,3 A ✂️ c) 36 W e 0,3 A ✂️ d) 36 W e 3,3 A ✂️ e) 60 W e 0,5 A Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
62Q781753 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOTendo em vista o fluxo de implementação de um projeto digital de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), pode-se afirmar que o processo de “Floorplanning” ✂️ a) prepara a região do chip que será utilizada para implementar os módulos do projeto. ✂️ b) verifica os requisitos de desempenho de todos os sinais do circuito com relação ao tempo de propagação entre os módulos. ✂️ c) realiza a distribuição dos blocos de um circuito ao longo do chip, definindo a localização dos pinos de entrada e saída e de alimentação. ✂️ d) define o tipo de recobrimento utilizado na estrutura do chip. ✂️ e) planeja a distribuição de consumo ao longo da superfície do chip, buscando a uniformização na distribuição de potência. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
63Q781899 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Auxiliar Técnico, Petrobras, CESPE CEBRASPECom relação a circuitos eletrônicos, julgue os itens que se seguem. Em relação às fontes lineares, as fontes chaveadas têm menor rendimento, convertendo em potência útil uma porcentagem menor da energia a ela fornecida pela rede elétrica. Por outro lado, as fontes chaveadas fornecem tensão de alimentação com menor ruído, o que é vantagem com relação às fontes lineares. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
64Q781987 | Engenharia de Telecomunicações, Eletrônica Analógica e Digital, Agente de Telecomunicações, Polícia Federal, CESPE CEBRASPEA respeito de circuitos em corrente alternada trifásicos, regime senoidal, julgue os itens a seguir. Se cada fase de uma carga trifásica for representada por uma impedância idêntica e a fonte de alimentação trifásica de suprimento for equilibrada, qualquer que seja o tipo de ligação da carga (triângulo ou estrela), a potência aparente trifásica fornecida à carga pode ser calculada a partir da corrente de linha e da tensão de linha na carga. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
65Q781823 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico, Ministério da Defesa Comando da Aeronáutica, CESGRANRIOOs amplificadores transistorizados que utilizam TJB são divididos em classes, de acordo com a maneira de amplificação dos sinais senoidais. Com relação a essas classes, considere as afirmativas a seguir. I - O classe A amplifica integralmente os dois semiciclos (positivo e negativo). II - O classe B amplifica um pulso simétrico, formado por parte de um semiciclo, e cuja duração é maior do que meio período da senóide. III - O classe C amplifica um pulso simétrico, com apenas parte de um semiciclo, e cuja duração é menor do que meio período da senóide. É(São) verdadeira(s) apenas a(s) afirmativa(s): ✂️ a) I ✂️ b) II ✂️ c) I e II ✂️ d) I e III ✂️ e) II e III Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
66Q781552 | Engenharia de Telecomunicações, Eletrônica Analógica e Digital, Agente de Telecomunicações, Polícia Federal, CESPE CEBRASPEJulgue os itens a seguir, relativos a transformadores. Um transformador de corrente (TC) é um tipo especial de transformador utilizado na proteção de sistemas elétricos, em situações em que a corrente a ser monitorada é superior à capacidade do dispositivo de proteção. Apesar disso, o TC não é adequado para uso na medição, situação em que ele é substituído pelo transformador de potencial. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
67Q781596 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOEm uma declaração de um “covergroup”, a seguinte definição de “bins” foi encontrada. bins meus_bins [4] = { [1:10], 1, 4, 7}; Como os bins são distribuídos? ✂️ a) {1,2,3,4,5,6,7,8,9,10}, {1}, {4}, {7}. ✂️ b) {2,3,5,6,8,9,10},{1},{4},{7}. ✂️ c) {1,10},{1},{4},{7}. ✂️ d) {1,2,3},{4,5,6},{7,8,9},{10,1,4,7}. ✂️ e) {1,2,3},{4,5,6},{7,8,9,10},{1,4,7}. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
68Q781645 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuais das seguintes chamadas de função não podem aceitar eventos de clock de acordo com o padrão de System Verilog 2009? ✂️ a) $rose. ✂️ b) $sampled. ✂️ c) $fell. ✂️ d) $stable. ✂️ e) $past. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
69Q782142 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuatro flip-flops JK estão conectados em cascata por suas saídas Q, com suas entradas J e K constantes em nível alto. Se a frequência de relógio no primeiro flip-flop é de 400 kHz e se a entrada de relógio nos flip-flops é invertida, a frequência de saída é igual a ✂️ a) 100 kHz. ✂️ b) 50 kHz. ✂️ c) 1,6 MHz. ✂️ d) 800 kHz. ✂️ e) 25 kHz. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
70Q781673 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOEm SystemVerilog 2009, se a expressão não temporal amostrada “a” é avaliada como verdadeira nos ciclos 1, 3, 8, 13 e 14, e a expressão não temporal amostrada “b” é avaliada como verdadeira nos ciclos 1, 2, 3, 4, 5, 6, 8, 9, 10, 11, 12 e 14, em quais ciclos a expressão em SVA “a intersect b” será avaliada como verdadeira? ✂️ a) Ciclos 2, 4, 5, 6, 7, 9, 10, 11, 12 e 13. ✂️ b) Ciclos 1, 3, 8, 13 e 14. ✂️ c) Ciclos 1, 3, 8 e 14. ✂️ d) Ciclos 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13 e 14. ✂️ e) Nenhuma das alternativas acima. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
71Q781819 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIODado que em um código a nível de RTL, a operação: if (a ^ b) foi erroneamente trocada por: if (a | b) Que tipo de metodologia de teste e métrica de cobertura de teste provavelmente conseguirá detectar o problema? ✂️ a) Simulação direta com métrica de cobertura de linha de código. ✂️ b) Teste de equivalência de circuitos entre o RTL e o circuito sintetizado a nível de portas lógicas. ✂️ c) Simulação aleatória com métrica de cobertura de condição. ✂️ d) Simulação direta com métrica de cobertura de caminhos. ✂️ e) Simulação aleatória com métrica de cobertura de “toggle”. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
72Q781867 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOSobre clock skew, é correto afirmar que ✂️ a) sempre é prejudicial ao circuito. ✂️ b) é a flutuação indesejável de um sinal com relação a sua posição ideal no tempo. ✂️ c) especifica o atraso ao longo da árvore de clock. ✂️ d) não é usado para resolver violação de setup e hold. ✂️ e) geralmente não é desejável e pode ser minimizado através de otimização. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
73Q781988 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOUma empresa de CI planeja lançar um microcontrolador que possui diversos periféricos, como conversores AD e DA, SPI, USB, I²C e memórias. Durante a fase de testes em laboratório, detectou-se que o microcontrolador funcionou corretamente com todos os periféricos. Porém, quando os dados foram enviados para USB, mesmo não sendo utilizados, provocaram uma pane geral no chip. O caso descrito pode ser caracterizar como ✂️ a) Electromigration. ✂️ b) Cross-talking. ✂️ c) Hold Violation. ✂️ d) Setup Violation. ✂️ e) Antenna Violation. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
74Q781732 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Engenheiro de Telecomunicações, Metrô DF, IADESAssinale a alternativa que indica o transistor controlado por tensão, com uma alta impedância de entrada e fabricado com metal-óxido-semicondutor. ✂️ a) TJB. ✂️ b) MOSFET. ✂️ c) Diodo Zener. ✂️ d) JFET. ✂️ e) TTL. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
75Q781473 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Engenheiro Elétrico, ITAIPU Binacional, UFPRAs portas lógicas do tipo XOR (OU EXCLUSIVO) são circuitos digitais que correspondem, em sua essência, a um circuito: ✂️ a) comparador de igualdade. ✂️ b) somador de tensão. ✂️ c) comparador de tensão. ✂️ d) gerador de paridade. ✂️ e) gerador de magnitude. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
76Q781555 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOQuais das opções abaixo não fazem parte de uma especificação de um “covergroup” em SystemVerilog? ✂️ a) Um evento de clock que sincroniza a amostragem dos pontos de cobertura. ✂️ b) Um conjunto de pontos de cobertura. ✂️ c) Cobertura cruzada entre os pontos de cobertura. ✂️ d) Um conjunto de “bins” associados ao conjunto de variáveis amostradas ou transições de valores. ✂️ e) Um conjunto de processos de amostragem. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
77Q781705 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIONo projeto de um Circuito Integrado de Aplicação Específica (ASIC – “Application Specific Integrated Circuit”), o processo de realizar as conexões entre os módulos e entre as células lógicas, de forma que os sinais possam trafegar de acordo com os requisitos de tempo, chama-se ✂️ a) Floorplanning. ✂️ b) Posicionamento. ✂️ c) Síntese de conexão. ✂️ d) Roteamento. ✂️ e) Static Timing Analysis. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
78Q781751 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário, STM, CESPE CEBRASPECom relação a sistemas de áudio, julgue os itens a seguir. O amplificador eletrônico é um aparelho que eleva os níveis de tensão dos sinais de áudio. Ele é comumente utilizado em transmissores e receptores de rádio e televisão, em equipamentos estéreo de alta fidelidade (high-fidelity ou hi-fi), computadores, equipamentos eletrônicos digitais e instrumentos musicais elétricos. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
79Q782125 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIOConsidere a operação do software Analog Design Environment a partir da sua janela principal. Deseja-se configurar um estímulo a um circuito. Sobre essa ação, considere as alternativas abaixo. A alternativa FALSA é a que diz que ✂️ a) os estímulos podem ser configurados na guia “Analyses - Stimuli” na janela de simulação. ✂️ b) a adição de símbolos de fontes de estímulos ao esquemático os introduz automaticamente. ✂️ c) os estímulos podem ser configurados na guia “Setup - Stimuli” na janela de simulação. ✂️ d) os estímulos podem ser configurados isoladamente e salvos em um arquivo de estímulos. ✂️ e) o campo “Function” da guia “Setup - Stimuli”, acessível a partir da janela de simulação, possibilita a seleção de vários formatos de onda para os estímulos. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
80Q781475 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Tecnologista Júnior, DCTA SP, VUNESPA Rede Digital de Serviços Integrados (RDSI) em Faixa Estreita (FE) utiliza-se da rede metálica de assinantes. Para garantir a qualidade dos serviços da RDSI-FE, a resistência máxima, em Corrente Contínua, de enlace dos pares da rede metálica deve ser de ✂️ a) 75 ohms. ✂️ b) 120 ohms. ✂️ c) 1 200 ohms. ✂️ d) 1 300 ohms. ✂️ e) 1 400 ohms. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro