Início Questões de Concursos Arquitetura de Computadores Resolva questões de Arquitetura de Computadores comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática. Arquitetura de Computadores Ordenar por: Mais populares Mais recentes Mais comentadas Filtrar questões: Exibir todas as questões Exibir questões resolvidas Excluir questões resolvidas Exibir questões que errei Filtrar 481Q998989 | Arquitetura de Computadores, Analista de Suporte, MGS, IBFC, 2024A CPU é o principal componente que processa os sinais e torna a computação possível. Ela atua como o cérebro de qualquer dispositivo de computação. Porém, o sistema operacional atua diretamente neste processo, desta maneira a principal função do escalonador (scheduler) em um sistema operacional é: ✂️ a) Controlar o acesso a dispositivos de armazenamento ✂️ b) Gerenciar a alocação de memória dos registradores da CPU ✂️ c) Distribuir eficientemente o tempo de CPU entre os processos concorrentes ✂️ d) Gerenciar a alocação de memória RAM dentro da CPU Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 482Q920404 | Arquitetura de Computadores, Tecnologia da informação, Câmara de Itupeva SP, Avança SP, 2025À cerca das arquiteturas de computadores CISC e RISC, analise: I) As arquiteturas RISC incluem um número maior de instruções e instruções mais complexas quando comparadas as arquiteturas CISC. II) As arquiteturas RISC utilizam um grande número de registradores para armazenar dados, reduzindo o número de acessos à memória e aumentando o desempenho. III) As arquiteturas CISC permitem a simplificação de compiladores, o que oferece melhor suporte para linguagens de programação de alto nível. São indicadas declarações válidas sobre as arquiteturas em: ✂️ a) apenas I. ✂️ b) I, II e III. ✂️ c) apenas I e III. ✂️ d) apenas II e III. ✂️ e) apenas I e II. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 483Q965997 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIOQual é a taxa máxima de transferência, em MB/s, da interface de barramento SATA (Advanced Technology Attachment) 2.0? ✂️ a) 60 ✂️ b) 100 ✂️ c) 300 ✂️ d) 600 ✂️ e) 1000 Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 484Q918403 | Arquitetura de Computadores, Técnico de Laboratório/Área Informática, CEFETMG, CEFET MG, 2025Sobre as tecnologias de memória RAM, é correto afirmar que ✂️ a) DDR5 oferece maior taxa de transferência que o DDR4. ✂️ b) DDR5 não pode ser utilizado em dispositivos como notebooks. ✂️ c) slots do tipo DDR5 suportam módulos dos tipos DDR3 e DDR4. ✂️ d) DDR3 pode ser usado em dispositivos de armazenamento do tipo pendrive. ✂️ e) DDR4 exige que a placa mãe tenha um controlador externo ao processador. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 485Q970387 | Arquitetura de Computadores, Tecnologia da Informação, TRT 19ª Região AL, FCC, 2022Uma forma de reduzir o tempo de acesso à memória no esquema de paginação é adicionar uma memória cache especial que vai manter as entradas da tabela de páginas mais recentemente utilizadas. O acesso a essa cache é rápido e não degrada o tempo de acesso à memória como um todo. Essa memória cache, interna à Memory Management Unit (MMU), também chamada de memória associativa, é a ✂️ a) Page Table Base Register. ✂️ b) Translation Lookaside Buffer. ✂️ c) Memory Lookaround Buffer. ✂️ d) Page Table Limit Register. ✂️ e) Translation Limited Base Register. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 486Q1000620 | Arquitetura de Computadores, Analista de Tecnologia da Informação, UFPB, IBFC, 2025A hierarquia de memória em computadores organiza os diferentes tipos de armazenamento com base em velocidade, custo e proximidade ao processador. Assinale a alternativa que apresenta corretamente a ordem de memória do nível mais rápido ao mais lento. ✂️ a) Memória RAM, registradores, memória cache, discos rígidos, armazenamento remoto ✂️ b) Registradores, memória cache, memória RAM, discos rígidos, armazenamento remoto ✂️ c) Memória cache, registradores, discos rígidos, memória RAM, armazenamento remoto ✂️ d) Armazenamento remoto, memória cache, memória RAM, registradores, discos rígidos ✂️ e) Discos rígidos, memória RAM, memória cache, registradores, armazenamento remoto Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 487Q964855 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2021O processo de decodificação de uma instrução possibilita determinar o modo de endereçamento utilizado para localizar os operandos. Quando o operando tem magnitude limitada e sua busca não requer um ciclo de memória ou de cache dentro do ciclo de instrução, o modo de endereçamento utilizado pela instrução é o ✂️ a) imediato ✂️ b) direto ✂️ c) indireto ✂️ d) indireto por registrador ✂️ e) por deslocamento Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 488Q964130 | Arquitetura de Computadores, Tecnologia da Informação, TRF 4ª REGIÃO, FCCConsidere: Os processadores construídos segundo a arquitetura Complex Instruction Set Computer - CISC possuem uma ...I... de complexas instruções ,....II.... de endereçamento (a memória), poucos registradores de dados (propósito geral) e processamento controlado por microprograma. A filosofia é que o ....III.... , então um conjunto poderoso de instruções produziria programas executáveis pequenos, ou seja, com poucas instruções.As lacunas I, II e III são preenchidas, correta e respectivamente, por: ✂️ a) I- pequena quantidade II- poucos modos III - hardware é mais rápido que o software ✂️ b) I - pequena quantidade II - vários modos III - software é mais rápido que o hardware ✂️ c) I- grande quantidade II - poucos modos III - hardware é mais rápido que o software ✂️ d) I- grande quantidade II- vários modos III - software é mais rápido que o hardware ✂️ e) I - grande quantidade II - vários modos III - hardware é mais rápido que o software Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 489Q894502 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2024Uma instrução de máquina pode fazer referência a um ou a mais operandos fontes, e a localização do operando fonte dependerá do modo de endereçamento adotado pela instrução. Em um desses modos de endereçamento, a instrução tem um campo de endereço que contém o endereço de uma palavra na memória, que, por sua vez, contém o endereço completo do operando. Esse modo de endereçamento é o endereçamento ✂️ a) imediato ✂️ b) direto ✂️ c) indireto ✂️ d) indireto por registrador ✂️ e) de pilha Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 490Q893320 | Arquitetura de Computadores, Técnico em Informática, Prefeitura de Prudentópolis PR, FAU, 2024É o conceito segundo o qual o espaço de endereçamento da memória, ou seja, o conjunto de endereços da memória principal disponíveis para um ou mais programas, passa a ser maior que a quantidade real de endereços dessa memória principal. Tal definição é atribuída à: ✂️ a) Memória CACHE. ✂️ b) Memória VIRTUAL. ✂️ c) Memória RAM. ✂️ d) Memória ROM. ✂️ e) Memória SSD. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 491Q989619 | Arquitetura de Computadores, Analista de Sistemas, Prefeitura de Jaru RO, IBADE, 2024Qual é a função do subsistema de memória cache em uma arquitetura de computadores? ✂️ a) Armazenar permanentemente dados importantes do sistema; ✂️ b) Aumentar a capacidade de armazenamento do disco rígido; ✂️ c) Realizar a leitura e escrita mais rápida de dados frequentemente acessados; ✂️ d) Gerenciar a comunicação entre dispositivos de entrada e saída; ✂️ e) Controlar o acesso à rede. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 492Q896955 | Arquitetura de Computadores, Informática, IF Sul MG, FUNDATEC, 2024Relacione a Coluna 1 à Coluna 2, associando os tipos de arquitetura às suas respectivas características. Coluna 1 1. Computadores com conjunto complexo de instruções (CISC). 2. Computadores com conjunto reduzido de instruções (RISC). Coluna 2 ( ) Instruções complexas. ( ) Instruções simples. ( ) Vários modos de endereçamento. ( ) Conjunto de instruções reduzido. A ordem correta de preenchimento dos parênteses, de cima para baixo, é: ✂️ a) 1 – 2 – 1 – 2. ✂️ b) 1 – 1 – 2 – 2. ✂️ c) 2 – 1 – 1 – 2. ✂️ d) 2 – 1 – 2 – 1. ✂️ e) 2 – 2 – 1 – 1. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 493Q969799 | Arquitetura de Computadores, Engenharia de Equipamentos – Eletrônica, Petrobras, CESPE CEBRASPE, 2022Acerca da arquitetura de computadores, julgue o item subsequente. Pipeline é a técnica que divide a execução da instrução em no máximo duas partes, sendo ambas executadas pelo hardware de forma dedicada e paralela. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 494Q964854 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2021No sistema decimal, os dígitos de 0 a 9 são utilizados para representar números na base 10. No sistema binário, apenas os dígitos 0 e 1 são utilizados para representar os números na base 2. A representação do número decimal positivo 16.383, no sistema binário, utilizando 2 bytes, é ✂️ a) 0000 0111 1111 1111 ✂️ b) 0000 1111 1111 1111 ✂️ c) 0001 1111 1111 1111 ✂️ d) 0011 1111 1111 1111 ✂️ e) 0111 1111 1111 1111 Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 495Q970358 | Arquitetura de Computadores, Tecnologia da Informação, TRT 19ª Região AL, FCC, 2022Considere a seguinte sequência de números: 3 5 1 7 2 6 4. Estes números foram: I. armazenados em uma fila, nesta ordem; II. em seguida, estes números foram retirados um a um desta fila e foram armazenados em uma pilha; III. logo após, estes números foram desempilhados um a um e armazenados em uma árvore binária de pesquisa de altura mínima. É correto afirmar que ✂️ a) em II o primeiro número a sair da fila resultante foi 4. ✂️ b) em II o último número empilhado foi 3. ✂️ c) a altura da árvore resultante em III, considerando-se a raiz no nível 1, é 4. ✂️ d) a fila é conhecida como uma lista LIFO – Last In First Out. ✂️ e) a raiz da árvore resultante em III é 4. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 496Q974900 | Arquitetura de Computadores, Tecnologia da Informação, TJBA, FGVAlém de propiciar efeitos visuais de qualidade em jogos e aplicações multimídia, as placas de vídeo com suporte à tecnologia GPGPU (ex: CUDA, OpenCL) também permitem ganhos consideráveis de desempenho em aplicativos que fazem: ✂️ a) grande quantidade de cálculos simples e repetitivos; ✂️ b) pouco uso de multitarefa; ✂️ c) acessos repetitivos à memória principal. ✂️ d) grande quantidade de transferências de dados; ✂️ e) cálculos complexos, em etapas de ordem bem definida. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 497Q963224 | Arquitetura de Computadores, Tecnologia da Informação, TRF 4ª REGIÃO, FCC, 2019Considere as especificações técnicas de uma impressora com scanner (multifuncional). − Resolução da impressão em preto: até 600 ..I.. em preto renderizado; − Velocidade de impressão: até 30/24 ..II..; − O software ..III.. integrado converte automaticamente o texto digitalizado em texto editável; − Resolução: 2.400 × 4.800 ..IV.. ópticos; − Cores: 16 por cor RGB, total de ..V.. . As informações suprimidas indicadas de I a V correspondem, correta e respectivamente, a ✂️ a) dpi – ppm – OCR – ppi – 48 bits. ✂️ b) ppi – pps – CMOS – CCDs – 64 bytes. ✂️ c) dpi – ppi – PMT – LEDs – 32 bits. ✂️ d) ppi – ppm – OCR – CCDs – 48 bytes. ✂️ e) dpi – ppm – PMT – ppi – 64 bits. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 498Q1036266 | Arquitetura de Computadores, Memória, Analista de Sistemas, BNB, CESPE CEBRASPE, 2022Julgue o item a seguir, acerca da organização e do funcionamento de componentes de uma arquitetura de computadores.Em computadores com dispositivos de entrada e saída, as instruções de entrada e saída são armazenadas em memória principal e executadas na CPU, sendo o resultado do processamento enviado ao canal de entrada e saída. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 499Q974896 | Arquitetura de Computadores, Tecnologia da Informação, TJBA, FGVDentre os barramentos disponíveis para comunicação com periféricos, os barramentos SAS e SATA são usados principalmente para comunicação com: ✂️ a) impressoras; ✂️ b) dispositivos de áudio; ✂️ c) monitores de vídeo; ✂️ d) dispositivos de armazenamento; ✂️ e) scanners. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 500Q991663 | Arquitetura de Computadores, Técnico em Informática, Prefeitura de Rio Branco AC, IBADE, 2023Dentro de uma memória RAM qual componente é responsável por armazenar a energia que será interpretada para o valor binário? ✂️ a) Transistores ✂️ b) Capacitores ✂️ c) Gates ✂️ d) Clocks ✂️ e) Controladores de Memória Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 🖨️ Baixar PDF← AnteriorPróximo →
481Q998989 | Arquitetura de Computadores, Analista de Suporte, MGS, IBFC, 2024A CPU é o principal componente que processa os sinais e torna a computação possível. Ela atua como o cérebro de qualquer dispositivo de computação. Porém, o sistema operacional atua diretamente neste processo, desta maneira a principal função do escalonador (scheduler) em um sistema operacional é: ✂️ a) Controlar o acesso a dispositivos de armazenamento ✂️ b) Gerenciar a alocação de memória dos registradores da CPU ✂️ c) Distribuir eficientemente o tempo de CPU entre os processos concorrentes ✂️ d) Gerenciar a alocação de memória RAM dentro da CPU Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
482Q920404 | Arquitetura de Computadores, Tecnologia da informação, Câmara de Itupeva SP, Avança SP, 2025À cerca das arquiteturas de computadores CISC e RISC, analise: I) As arquiteturas RISC incluem um número maior de instruções e instruções mais complexas quando comparadas as arquiteturas CISC. II) As arquiteturas RISC utilizam um grande número de registradores para armazenar dados, reduzindo o número de acessos à memória e aumentando o desempenho. III) As arquiteturas CISC permitem a simplificação de compiladores, o que oferece melhor suporte para linguagens de programação de alto nível. São indicadas declarações válidas sobre as arquiteturas em: ✂️ a) apenas I. ✂️ b) I, II e III. ✂️ c) apenas I e III. ✂️ d) apenas II e III. ✂️ e) apenas I e II. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
483Q965997 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIOQual é a taxa máxima de transferência, em MB/s, da interface de barramento SATA (Advanced Technology Attachment) 2.0? ✂️ a) 60 ✂️ b) 100 ✂️ c) 300 ✂️ d) 600 ✂️ e) 1000 Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
484Q918403 | Arquitetura de Computadores, Técnico de Laboratório/Área Informática, CEFETMG, CEFET MG, 2025Sobre as tecnologias de memória RAM, é correto afirmar que ✂️ a) DDR5 oferece maior taxa de transferência que o DDR4. ✂️ b) DDR5 não pode ser utilizado em dispositivos como notebooks. ✂️ c) slots do tipo DDR5 suportam módulos dos tipos DDR3 e DDR4. ✂️ d) DDR3 pode ser usado em dispositivos de armazenamento do tipo pendrive. ✂️ e) DDR4 exige que a placa mãe tenha um controlador externo ao processador. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
485Q970387 | Arquitetura de Computadores, Tecnologia da Informação, TRT 19ª Região AL, FCC, 2022Uma forma de reduzir o tempo de acesso à memória no esquema de paginação é adicionar uma memória cache especial que vai manter as entradas da tabela de páginas mais recentemente utilizadas. O acesso a essa cache é rápido e não degrada o tempo de acesso à memória como um todo. Essa memória cache, interna à Memory Management Unit (MMU), também chamada de memória associativa, é a ✂️ a) Page Table Base Register. ✂️ b) Translation Lookaside Buffer. ✂️ c) Memory Lookaround Buffer. ✂️ d) Page Table Limit Register. ✂️ e) Translation Limited Base Register. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
486Q1000620 | Arquitetura de Computadores, Analista de Tecnologia da Informação, UFPB, IBFC, 2025A hierarquia de memória em computadores organiza os diferentes tipos de armazenamento com base em velocidade, custo e proximidade ao processador. Assinale a alternativa que apresenta corretamente a ordem de memória do nível mais rápido ao mais lento. ✂️ a) Memória RAM, registradores, memória cache, discos rígidos, armazenamento remoto ✂️ b) Registradores, memória cache, memória RAM, discos rígidos, armazenamento remoto ✂️ c) Memória cache, registradores, discos rígidos, memória RAM, armazenamento remoto ✂️ d) Armazenamento remoto, memória cache, memória RAM, registradores, discos rígidos ✂️ e) Discos rígidos, memória RAM, memória cache, registradores, armazenamento remoto Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
487Q964855 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2021O processo de decodificação de uma instrução possibilita determinar o modo de endereçamento utilizado para localizar os operandos. Quando o operando tem magnitude limitada e sua busca não requer um ciclo de memória ou de cache dentro do ciclo de instrução, o modo de endereçamento utilizado pela instrução é o ✂️ a) imediato ✂️ b) direto ✂️ c) indireto ✂️ d) indireto por registrador ✂️ e) por deslocamento Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
488Q964130 | Arquitetura de Computadores, Tecnologia da Informação, TRF 4ª REGIÃO, FCCConsidere: Os processadores construídos segundo a arquitetura Complex Instruction Set Computer - CISC possuem uma ...I... de complexas instruções ,....II.... de endereçamento (a memória), poucos registradores de dados (propósito geral) e processamento controlado por microprograma. A filosofia é que o ....III.... , então um conjunto poderoso de instruções produziria programas executáveis pequenos, ou seja, com poucas instruções.As lacunas I, II e III são preenchidas, correta e respectivamente, por: ✂️ a) I- pequena quantidade II- poucos modos III - hardware é mais rápido que o software ✂️ b) I - pequena quantidade II - vários modos III - software é mais rápido que o hardware ✂️ c) I- grande quantidade II - poucos modos III - hardware é mais rápido que o software ✂️ d) I- grande quantidade II- vários modos III - software é mais rápido que o hardware ✂️ e) I - grande quantidade II - vários modos III - hardware é mais rápido que o software Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
489Q894502 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2024Uma instrução de máquina pode fazer referência a um ou a mais operandos fontes, e a localização do operando fonte dependerá do modo de endereçamento adotado pela instrução. Em um desses modos de endereçamento, a instrução tem um campo de endereço que contém o endereço de uma palavra na memória, que, por sua vez, contém o endereço completo do operando. Esse modo de endereçamento é o endereçamento ✂️ a) imediato ✂️ b) direto ✂️ c) indireto ✂️ d) indireto por registrador ✂️ e) de pilha Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
490Q893320 | Arquitetura de Computadores, Técnico em Informática, Prefeitura de Prudentópolis PR, FAU, 2024É o conceito segundo o qual o espaço de endereçamento da memória, ou seja, o conjunto de endereços da memória principal disponíveis para um ou mais programas, passa a ser maior que a quantidade real de endereços dessa memória principal. Tal definição é atribuída à: ✂️ a) Memória CACHE. ✂️ b) Memória VIRTUAL. ✂️ c) Memória RAM. ✂️ d) Memória ROM. ✂️ e) Memória SSD. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
491Q989619 | Arquitetura de Computadores, Analista de Sistemas, Prefeitura de Jaru RO, IBADE, 2024Qual é a função do subsistema de memória cache em uma arquitetura de computadores? ✂️ a) Armazenar permanentemente dados importantes do sistema; ✂️ b) Aumentar a capacidade de armazenamento do disco rígido; ✂️ c) Realizar a leitura e escrita mais rápida de dados frequentemente acessados; ✂️ d) Gerenciar a comunicação entre dispositivos de entrada e saída; ✂️ e) Controlar o acesso à rede. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
492Q896955 | Arquitetura de Computadores, Informática, IF Sul MG, FUNDATEC, 2024Relacione a Coluna 1 à Coluna 2, associando os tipos de arquitetura às suas respectivas características. Coluna 1 1. Computadores com conjunto complexo de instruções (CISC). 2. Computadores com conjunto reduzido de instruções (RISC). Coluna 2 ( ) Instruções complexas. ( ) Instruções simples. ( ) Vários modos de endereçamento. ( ) Conjunto de instruções reduzido. A ordem correta de preenchimento dos parênteses, de cima para baixo, é: ✂️ a) 1 – 2 – 1 – 2. ✂️ b) 1 – 1 – 2 – 2. ✂️ c) 2 – 1 – 1 – 2. ✂️ d) 2 – 1 – 2 – 1. ✂️ e) 2 – 2 – 1 – 1. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
493Q969799 | Arquitetura de Computadores, Engenharia de Equipamentos – Eletrônica, Petrobras, CESPE CEBRASPE, 2022Acerca da arquitetura de computadores, julgue o item subsequente. Pipeline é a técnica que divide a execução da instrução em no máximo duas partes, sendo ambas executadas pelo hardware de forma dedicada e paralela. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
494Q964854 | Arquitetura de Computadores, Tecnologia da Informação, Caixa Econômica Federal, CESGRANRIO, 2021No sistema decimal, os dígitos de 0 a 9 são utilizados para representar números na base 10. No sistema binário, apenas os dígitos 0 e 1 são utilizados para representar os números na base 2. A representação do número decimal positivo 16.383, no sistema binário, utilizando 2 bytes, é ✂️ a) 0000 0111 1111 1111 ✂️ b) 0000 1111 1111 1111 ✂️ c) 0001 1111 1111 1111 ✂️ d) 0011 1111 1111 1111 ✂️ e) 0111 1111 1111 1111 Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
495Q970358 | Arquitetura de Computadores, Tecnologia da Informação, TRT 19ª Região AL, FCC, 2022Considere a seguinte sequência de números: 3 5 1 7 2 6 4. Estes números foram: I. armazenados em uma fila, nesta ordem; II. em seguida, estes números foram retirados um a um desta fila e foram armazenados em uma pilha; III. logo após, estes números foram desempilhados um a um e armazenados em uma árvore binária de pesquisa de altura mínima. É correto afirmar que ✂️ a) em II o primeiro número a sair da fila resultante foi 4. ✂️ b) em II o último número empilhado foi 3. ✂️ c) a altura da árvore resultante em III, considerando-se a raiz no nível 1, é 4. ✂️ d) a fila é conhecida como uma lista LIFO – Last In First Out. ✂️ e) a raiz da árvore resultante em III é 4. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
496Q974900 | Arquitetura de Computadores, Tecnologia da Informação, TJBA, FGVAlém de propiciar efeitos visuais de qualidade em jogos e aplicações multimídia, as placas de vídeo com suporte à tecnologia GPGPU (ex: CUDA, OpenCL) também permitem ganhos consideráveis de desempenho em aplicativos que fazem: ✂️ a) grande quantidade de cálculos simples e repetitivos; ✂️ b) pouco uso de multitarefa; ✂️ c) acessos repetitivos à memória principal. ✂️ d) grande quantidade de transferências de dados; ✂️ e) cálculos complexos, em etapas de ordem bem definida. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
497Q963224 | Arquitetura de Computadores, Tecnologia da Informação, TRF 4ª REGIÃO, FCC, 2019Considere as especificações técnicas de uma impressora com scanner (multifuncional). − Resolução da impressão em preto: até 600 ..I.. em preto renderizado; − Velocidade de impressão: até 30/24 ..II..; − O software ..III.. integrado converte automaticamente o texto digitalizado em texto editável; − Resolução: 2.400 × 4.800 ..IV.. ópticos; − Cores: 16 por cor RGB, total de ..V.. . As informações suprimidas indicadas de I a V correspondem, correta e respectivamente, a ✂️ a) dpi – ppm – OCR – ppi – 48 bits. ✂️ b) ppi – pps – CMOS – CCDs – 64 bytes. ✂️ c) dpi – ppi – PMT – LEDs – 32 bits. ✂️ d) ppi – ppm – OCR – CCDs – 48 bytes. ✂️ e) dpi – ppm – PMT – ppi – 64 bits. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
498Q1036266 | Arquitetura de Computadores, Memória, Analista de Sistemas, BNB, CESPE CEBRASPE, 2022Julgue o item a seguir, acerca da organização e do funcionamento de componentes de uma arquitetura de computadores.Em computadores com dispositivos de entrada e saída, as instruções de entrada e saída são armazenadas em memória principal e executadas na CPU, sendo o resultado do processamento enviado ao canal de entrada e saída. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
499Q974896 | Arquitetura de Computadores, Tecnologia da Informação, TJBA, FGVDentre os barramentos disponíveis para comunicação com periféricos, os barramentos SAS e SATA são usados principalmente para comunicação com: ✂️ a) impressoras; ✂️ b) dispositivos de áudio; ✂️ c) monitores de vídeo; ✂️ d) dispositivos de armazenamento; ✂️ e) scanners. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
500Q991663 | Arquitetura de Computadores, Técnico em Informática, Prefeitura de Rio Branco AC, IBADE, 2023Dentro de uma memória RAM qual componente é responsável por armazenar a energia que será interpretada para o valor binário? ✂️ a) Transistores ✂️ b) Capacitores ✂️ c) Gates ✂️ d) Clocks ✂️ e) Controladores de Memória Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro