Questões de Concursos: Eletrônica analógica e digital

Prepare-se para a prova com questões de Eletrônica analógica e digital de Concursos Públicos! Milhares de questões resolvidas e comentadas com gabarito para praticar online ou baixar o PDF!

Filtrar questões
💡 Caso não encontre resultados, diminua os filtros.
Limpar filtros

22 Q781585 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

Qual das seguintes tarefas não está diretamente relacionada com um testbench?

23 Q781484 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

A função da entrada ENABLE (habilitar) em um circuito integrado multiplexador é a de

24 Q781845 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Ministerial, MPE PE, FCC

No teste de um amplificador de áudio montado com o TDA 2002, aplicou-se, à sua entrada, um sinal de 1 kHz e 50 mV (pico a pico), obtendo na saída um sinal de 5 V (pico a pico) sobre uma carga de 4 ?. O ganho de tensão em decibel e a potência RMS aproximada de saída valem, respectivamente,

25 Q782114 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

A linguagem VerilogAMS HDL (Analog and Mixed-Signal Extensions to Verilog Hardware Description Language) estende as características de uma linguagem de modelagem digital para prover uma linguagem unificada com semânticas analógicas e digitais e com compatibilidade retroativa. A respeito da linguagem VerilogAMS HDL, a afirmação FALSA é que contém as informações de que

26 Q781946 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

O que visa a técnica de Multi-supply voltage, e qual o mecanismo empregado?

28 Q782170 | Engenharia de Telecomunicações, Eletrônica analógica e digital, Técnico Judiciário Área Apoio Especializado Especialidade Telecomunicações e Eletricidade, TRF 2a, FCC

É um parâmetro do SCR:

29 Q782213 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

Sobre o efeito de registradores que são escritos por software sobre o testbench, podemos afirmar: I. O número de ciclos de simulação até se chegar a um ponto de falha pode ser muito grande. II. Os testbenches tem que considerar todos as variações possíveis de valores nesses registradores, se eles controlarem o comportamento do DUV. III. A integração de módulos programáveis por software devem ser testadas utilizando-se rotinas de teste de software.

30 Q781711 | Engenharia de Telecomunicações, Eletrônica analógica e digital, FUNRIO

Sobre retime durante a fase de síntese, pode-se afirmar o seguinte:
Utilizamos cookies e tecnologias semelhantes para aprimorar sua experiência de navegação. Política de Privacidade.