Início Questões de Concursos RISC Resolva questões de RISC comentadas com gabarito, online ou em PDF, revisando rapidamente e fixando o conteúdo de forma prática. RISC Ordenar por: Mais populares Mais recentes Mais comentadas Filtrar questões: Exibir todas as questões Exibir questões resolvidas Excluir questões resolvidas Exibir questões que errei Filtrar 1Q117987 | Informática, RISC, Analista de Sistemas, IBGE, CESGRANRIO Durante uma apresentação das arquiteturas RISC e CISC, um analista fez as afirmativas a seguir. I - O pipelining é uma técnica utilizada em arquiteturas RISC pela qual várias instruções são sobrepostas na execução, tirando proveito do paralelismo que existe entre as ações necessárias para executar uma instrução. II - Em uma arquitetura RISC, todas as operações sobre dados se aplicam a dados em registradores, sendo que as únicas operações que afetam a memória são as operações de carga e armazenamento que movem dados da memória para um registrador ou de um registrador para a memória, respectivamente. III - A arquitetura MIPS é uma arquitetura CISC que apresenta uma série de registradores de uso geral, além de ser caracterizada por apresentar uma operação elementar por ciclo de máquina. Está(ão) correta(s) a(s) afirmativa(s) ✂️ a) I, apenas. ✂️ b) II, apenas. ✂️ c) III, apenas. ✂️ d) I e II, apenas. ✂️ e) I, II e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 2Q113236 | Informática, RISC, Analista de Finanças e Controle, CGU, ESAF O código executável de um processador CISC ✂️ a) é interpretado por microprogramas durante sua compilação, gerando microinstruções, que são interpretadas pelo hardware. ✂️ b) é armazenado durante sua interpretação, gerando comandos na linguagem fonte, que são executados pelo hardware. ✂️ c) é interpretado por microprogramas anteriormente à sua execução, gerando instruções compiláveis, que são executadas pelo software de execução. ✂️ d) é interpretado por microprogramas durante sua execução, gerando microinstruções, que são executadas pelo hardware. ✂️ e) gera microprogramas após sua execução, decorrentes de peculiaridades operacionais do hardware. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 3Q243233 | Informática, RISC, Técnico Administrativo Informática, ANAC, CESPE CEBRASPETexto associado.Considerando que a arquitetura de computadores trata docomportamento funcional de um sistema computacional, julgueos itens subsequentes.Reduced instruction set computer (RISC), ou computador com conjunto reduzido de instruções, é o sistema operacional usado em máquinas de pequeno porte, como palms e celulares. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 4Q261381 | Informática, RISC, Técnico Judiciário Operação de Computador, TRE RJ, CESPE CEBRASPETexto associado.Com relação aos processadores utilizados em computadores, julgueos itens a seguir. São características de arquiteturas RISC: mudança da complexidade do software para o hardware; diminuição do tamanho do código, em troca de um maior número de ciclos por instrução; modos de endereçamento simples que permitem somente que as funções LOAD e STORE acessem a memória, com todas as outras operações do tipo registro-registro. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro 🖨️ Baixar PDF
1Q117987 | Informática, RISC, Analista de Sistemas, IBGE, CESGRANRIO Durante uma apresentação das arquiteturas RISC e CISC, um analista fez as afirmativas a seguir. I - O pipelining é uma técnica utilizada em arquiteturas RISC pela qual várias instruções são sobrepostas na execução, tirando proveito do paralelismo que existe entre as ações necessárias para executar uma instrução. II - Em uma arquitetura RISC, todas as operações sobre dados se aplicam a dados em registradores, sendo que as únicas operações que afetam a memória são as operações de carga e armazenamento que movem dados da memória para um registrador ou de um registrador para a memória, respectivamente. III - A arquitetura MIPS é uma arquitetura CISC que apresenta uma série de registradores de uso geral, além de ser caracterizada por apresentar uma operação elementar por ciclo de máquina. Está(ão) correta(s) a(s) afirmativa(s) ✂️ a) I, apenas. ✂️ b) II, apenas. ✂️ c) III, apenas. ✂️ d) I e II, apenas. ✂️ e) I, II e III. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
2Q113236 | Informática, RISC, Analista de Finanças e Controle, CGU, ESAF O código executável de um processador CISC ✂️ a) é interpretado por microprogramas durante sua compilação, gerando microinstruções, que são interpretadas pelo hardware. ✂️ b) é armazenado durante sua interpretação, gerando comandos na linguagem fonte, que são executados pelo hardware. ✂️ c) é interpretado por microprogramas anteriormente à sua execução, gerando instruções compiláveis, que são executadas pelo software de execução. ✂️ d) é interpretado por microprogramas durante sua execução, gerando microinstruções, que são executadas pelo hardware. ✂️ e) gera microprogramas após sua execução, decorrentes de peculiaridades operacionais do hardware. Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
3Q243233 | Informática, RISC, Técnico Administrativo Informática, ANAC, CESPE CEBRASPETexto associado.Considerando que a arquitetura de computadores trata docomportamento funcional de um sistema computacional, julgueos itens subsequentes.Reduced instruction set computer (RISC), ou computador com conjunto reduzido de instruções, é o sistema operacional usado em máquinas de pequeno porte, como palms e celulares. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro
4Q261381 | Informática, RISC, Técnico Judiciário Operação de Computador, TRE RJ, CESPE CEBRASPETexto associado.Com relação aos processadores utilizados em computadores, julgueos itens a seguir. São características de arquiteturas RISC: mudança da complexidade do software para o hardware; diminuição do tamanho do código, em troca de um maior número de ciclos por instrução; modos de endereçamento simples que permitem somente que as funções LOAD e STORE acessem a memória, com todas as outras operações do tipo registro-registro. ✂️ a) Certo ✂️ b) Errado Resolver questão 🗨️ Comentários 📊 Estatísticas 📁 Salvar 🧠 Mapa Mental 🏳️ Reportar erro