Em um conversor analógico-digital (ADC) com 12 bits de
resolução, a tensão mínima de entrada para conversão é 0 V,
correspondendo ao valor 000 em hexadecimal; a tensão máxima
de entrada é 10 V, correspondendo ao valor FFF em
hexadecimal. Esse conversor, em que qualquer valor fracionário
é arredondado para o valor inteiro mais próximo, é usado para
amostrar um sinal a uma frequência de amostragem de 1.000 Hz.
Nessa situação hipotética,
✂️ a) se o ADC usado for do tipo flash , ele terá um tempo de conversão maior que o de um ADC do tipo “rampa dupla” com igual resolução. ✂️ b) a resolução do ADC é de 12 bites, resultando em uma precisão de aproximadamente 10 mV por nível. ✂️ c) a tensão de entrada de 5 V corresponde à saída digital, convertida, de 5FF em hexadecimal. ✂️ d) a saída do referido conversor apresenta a saída usando o formato “complemento de 2”, que é sempre usado para representar apenas números positivos. ✂️ e) para evitar o efeito conhecido como aliasing , é importante que o espectro de frequência do sinal analógico de entrada no ADC tenha todos os seus componentes de frequência necessariamente abaixo de 500 Hz.